‹Nr.›
Auf dem
Chip
: 8051 Kern High Speed
•
Pipelined Instructions
architecture
•
70% der Befehle mit
1 oder 2
Systemtakten
•
48 MIPS
•
Erweiterter Interrupt
Verwaltung
•
Watchdog Timer
64/32 kB
ISP FLASH
FLEXIBLE
INTERRUPTS
8051 CPU
48 MIPS
DEBUG
CIRCIUTRY
4 kB RAM
POR
WDT
HIGH-SPEED CONTROLLER CORE
•
Speicher
•
4352 Bytes RAM
•
64kB Flash