Prof. J. Walter - Informationstechnik, Mikrocomputertechnik, Digitale Medien Portbelegungsplan
Hochschule Karlsruhe Logo Informationstechnik
Zeitmessung LoRa-WAN
Wintersemester 2017/18
Sitepu, Rama Akhira Vedaalana
Tchuisse Nyangang Adrien

zur Softwaredokumentation

Portbelegungsplan


ESP32 - LoRa/GPS

ESP32 I/O LoRa/GPS
Shield
I/O Bezeichnung
GPIO 2 I/O 2 I/O BOOT/interrupt request out
GPIO 5 O 10 I LoRa CS chip select in
GPIO 18 O ICSP SCK I SPI Clock in
GPIO 19 O ICSP MISO I SPI Data in
GPIO 23 I ICSP MOSI O SPI Data out
3,3V O 3,3V I 3,3 V in
GRD I GND O Ground in

ESP32 - OLED

ESP32 I/O OLED I/O Bezeichnung
GPIO 21 O SDA I Serial Clock
GPIO 22 O SCL I  Serial Data
GRD I GRD O Ground in
3,3V O 3,3 V I 3,3 V in

ESP32 - Taster & LED (Hilfsmittel)

ESP32 I/O Taster/LED I/O Bezeichnung
GPIO 27 O Taster I Signal Input
GPIO 22 O LED I Signal Input
GRD I Taster/LED O Ground in

 

 


  Mit Unterstützung von Prof. J. Walter Wintersemester 2017/18